基于芯片內(nèi)建時鐘晶振的智能自校準(zhǔn)芯片及自校準(zhǔn)方法
成果概況
成果類別: | 應(yīng)用技術(shù) | 體現(xiàn)形式: | 新技術(shù) | 課題來源: | 自選課題 |
起止時間: | 2007.01 至2008.01 | 研究形式: | 獨立研究 | 所處階段: | 初期階段 |
成果屬性: | 原始性創(chuàng)新 |
成果簡介
本發(fā)明公開了一種基于芯片內(nèi)建時鐘晶振的智能自校準(zhǔn)芯片,還公開了基于該芯片的智能自校準(zhǔn)方法,將初始確定的應(yīng)用陣列位數(shù)中間數(shù)數(shù)值作為基準(zhǔn)數(shù)據(jù)存入存儲單元中;將基準(zhǔn)數(shù)據(jù)作為暫存數(shù)值輸入存儲單元中,根據(jù)暫存數(shù)據(jù)進行判斷是最初的數(shù)據(jù)、或者是需要校準(zhǔn)的情況、或者是已經(jīng)校準(zhǔn)過的情況;對暫存數(shù)據(jù)輸出進行加減操作得到調(diào)整數(shù)據(jù);根據(jù)調(diào)整數(shù)據(jù)調(diào)整相應(yīng)的電阻陣列、電容陣列以及調(diào)整后的時鐘頻率,并將該調(diào)整后的時鐘頻率與基準(zhǔn)源時鐘頻率進行比較,再進行計時計次操作,循環(huán)進行,找到最優(yōu)值,在存儲單元中存儲時鐘頻率校準(zhǔn)好的最終數(shù)據(jù)。本發(fā)明的自校準(zhǔn)方法能將芯片內(nèi)建時鐘晶振的時鐘頻率誤差值控制在更高精度的范圍內(nèi)。
應(yīng)用前景
主要應(yīng)用行業(yè): | 制造業(yè) | 知識產(chǎn)權(quán)形式: | 專利 |
應(yīng)用狀態(tài): | 產(chǎn)業(yè)化應(yīng)用 | 擬轉(zhuǎn)化方式: |
單位概況
完成單位: | 西安理工大學(xué) | ||||
單位地址: | 陜西省西安市碑林區(qū)金花南路5號 | ||||
單位電話: | 029-82312509;82312218 |
聯(lián)系方式
聯(lián)系人: | 余寧梅 | 聯(lián)系人電話: | 029-83239700 | 聯(lián)系人Email: |
微信公眾號
服務(wù)熱線